真实电容在自谐振频率阻抗最低,超过时表现电感特性,阻抗升高
电容曲线
(自)谐振点频率----左侧为容性,右侧为感性,谐振点为阻性;
寄生电感---
layout的时候的fanout,决定寄生电感的大小;
不建议过设计,设计满足要求,成本最小的设计是最优设计;
考虑工艺,考虑可靠性,考虑生产,考虑维修难易度;
立碑效应---钢网开的太大了;
去耦半径---
使环路电感最小;回流面积的大小;
电容模型---RLC串联模型,多阶RLC拟合成C;
C
S参数模型
SPview II SIGINT
Spice子电路